計算系統(tǒng)電源
供電的FPGA看起來像一個完整的系統(tǒng)供電。電源設計工程師面臨的3到15的電壓軌供給(有時甚至更多)的挑戰(zhàn);而這僅僅是開始。 FPGA是通常制造的使用需要低核心電壓的新晶片制造技術,但是電源也必須供電多個導軌特種塊和電路,提供多個電壓電平,對于高功率模塊供給額外的電流,和滿足噪聲敏感元件的要求。
只是為了讓事情變得更加復雜,甚至FPGA的同一制造商可以差別很大,使其成為重要的是,工程師選擇每個芯片的佳電源。這樣的選擇取決于多種因素,諸如電壓和功率需求為每個導軌,導軌‘排序要求,以及系統(tǒng)的電源管理的需要。
在設計一個FPGA電源的步驟是確定各個電壓軌和他們的要求。 FPGA供應商通常會提供一個“銷單”,用于指定每個供電引腳連接到設備的電壓軌的電壓電平。
FPGA的軌道在根據(jù)塊被供電在幾個不同的電壓運行。要求通常包括核心(供電的內(nèi)部邏輯陣列),I / O(驅(qū)動所述I / O緩沖器可以在銀行被分組,從一個不同的電壓的每個操作),鎖相環(huán)(PLL)(供電中的PLL核心),以及收發(fā)器(供給收發(fā)器,接收器和發(fā)射器中的數(shù)字和模擬電路)。
一旦個人電壓軌已經(jīng)確定,下一步是計算的電流消耗依次在每個軌道上。目前抽簽共享軌應在分析被添加到鐵路上來,總該鐵路。 FPGA廠商通常提供的在線計算器用于這一目的。接著,工程師應當加起來所有構成FPGA的,以便準確地估計整個芯片的功耗的元件的功率消耗。
計算的功率消耗后,下一步驟是檢查規(guī)范電壓變化容限和大電壓紋波為每個軌道。這些參數(shù)通�?梢栽贔PGA中的數(shù)據(jù)表中找到。
負載調(diào)節(jié)規(guī)范確定的范圍內(nèi)(以mV)以內(nèi)的電壓調(diào)節(jié)器的輸出可能偏離了負載的變化。一個典型的規(guī)范負載調(diào)整為±5 mV時,如果電源是由開關型DC-DC電壓轉換器導出(“開關穩(wěn)壓器”)。這僅僅是一個,如果在1.2 V指定的電壓軌0.4%的偏差
電壓紋波從峰到峰測量以mV,其大小依賴于的電壓調(diào)節(jié)器提供所分析的特定軌道的設計。輸出濾波電感嚴重影響電壓 - (電流)紋波性能。 (見技術專區(qū)的文章“電容的選擇是關鍵,以良好的電壓調(diào)節(jié)器設計”。)大多數(shù)FPGA承受高達2%或軌電壓,這是非�,F(xiàn)代的開關穩(wěn)壓器的能力范圍之內(nèi)的好電壓紋波。
公司網(wǎng)站:聯(lián)系電話梁生
功率電感,繞線電感,一體成型大電流電感,插件電感,電感線圈,共模電感