在內(nèi)部電路上加強(qiáng)防護(hù)措施。對(duì)于可能遭受直接傳導(dǎo)的靜電放電干擾的端口,可以在I/O接口處串接電阻或并聯(lián)二極管至正負(fù)電源端。MOS管的輸入端串接100kΩ電阻,輸出端串接1kΩ電阻,以限制放電電流量。TTL管輸人端串接22~100Ω電阻,輸出端串接22~47Ω電阻。模擬管輸入端串接100Ω~100kΩ,并且加并聯(lián)二極管,分流放電電流至電源正或負(fù)極,模擬管輸出端串接100Ω的電阻。在I/O信號(hào)線上安裝一個(gè)對(duì)地的電容能夠?qū)⒔涌陔娎|上感應(yīng)的靜電放電電流分流到機(jī)箱,避免流到電路上。但這個(gè)電容也會(huì)將機(jī)殼上的電流分流到信號(hào)線上。為了避免這種情況的發(fā)生,可以在旁路電容與線路板之間安裝一只鐵氧體磁珠,增加流向線路板的路徑的阻抗。需要注意的是,電容的耐壓一定要滿足要求。靜電放電的電壓可以高達(dá)數(shù)千伏。用一個(gè)瞬態(tài)防護(hù)二極管也能夠?qū)o電放電起到有效的保護(hù),但需要注意,用二極管雖然將瞬態(tài)干擾的電壓限制住了,但高頻干擾成分并沒(méi)有減少,該電路中一般應(yīng)有與瞬態(tài)防護(hù)二極管并聯(lián)的高頻旁路電容抑制高頻干擾。在電路設(shè)計(jì)及電路板布線方面,應(yīng)采用門電路和選通脈沖。這種輸入方式只有在靜電放電和選通同時(shí)發(fā)生時(shí)才能造成損壞。而脈沖邊沿觸發(fā)輸入方式對(duì)靜電放電引起的瞬變很敏感,不宜采用。
PCB設(shè)計(jì):
良好的PCB設(shè)計(jì)可以有效地減少ESD干擾對(duì)產(chǎn)品造成的影響,這也是電磁兼容設(shè)計(jì)中ESD設(shè)計(jì)部分的一個(gè)重要的內(nèi)容,大家可以從那部分課程中得到詳細(xì)的指引。對(duì)一個(gè)成品進(jìn)行電磁兼容對(duì)策時(shí),很難再對(duì)PCB進(jìn)行重新設(shè)計(jì)(改進(jìn)成本太高),此處不再加以介紹。
軟件:
除了硬件措施外,軟件抑制方案也是減少系統(tǒng)鎖定等嚴(yán)重失常的有力方法。軟件ESD抑制措施分為兩種常用的類別:刷新、檢查并且恢復(fù)。刷新涉及到周期性地復(fù)位到休止?fàn)顟B(tài),并且刷新顯示器和指示器狀態(tài)。只需進(jìn)行一次刷新然后假設(shè)狀態(tài)是正確的,其它的事就不用做了。檢查/恢復(fù)過(guò)程用于決定程序是否正確執(zhí)行,它們?cè)谝欢ㄩg隔時(shí)間被激活,以確認(rèn)程序是否在完成某個(gè)功能。如果這些功能沒(méi)有實(shí)現(xiàn),一個(gè)恢復(fù)程序被激活。
一般ESD對(duì)策準(zhǔn)則:
�。�1)在易感CMOS、MOS器件中加入保護(hù)二極管;
�。�2)在易感傳輸線上(地線在內(nèi))串幾十歐姆的電阻或鐵氧體磁珠;
�。�3)使用靜電保護(hù)表面涂敷技術(shù),使ESD難以機(jī)芯放電,經(jīng)證明十分有效;
(4)盡量使用屏蔽電纜;
(5)在易感接口處安裝濾波器;并將無(wú)法安裝濾波器的敏感接口加以隔離;
�。�6)選擇低脈沖頻率的邏輯電路;
�。�7)外殼屏蔽加良好的接地。