隨著技術的發(fā)展以及應用的多樣化,促使電源提高功率密度減小體積,導致了電源工作頻率的上升,半導體器件的開關速度提高。而根據(jù)傅立葉變化可以把這些功率半導體的開關信號分解成基波與高次的諧波,由于開關頻率的提高使得處于高次諧波的能量的增加,這就加劇了共模耦合。為了滿足國際上的 CISPR16 和國內的 GB3907-83 EMI[1] 標準,通常會在功率電感變壓器的一二次側間增加屏蔽來阻隔共模干擾的耦合路徑[2]。 反激式的電源中,一次側的 MOSFET 和二次側的 DIODE 是主要的兩個開關器件,在導通關斷瞬間會生成較大 dv/dt 和 di/dt,這些能量的高次諧波會通過共模耦合與串擾的形式傳播到電網(wǎng)中形成干擾�,F(xiàn)有的文獻主要是針對利用銅箔屏蔽的變壓器耦合模型建立與分析,對于企業(yè)中大量應用的低成本低損耗的解決方案:繞組屏蔽法卻相提甚少。 本文的主要研究對象是對反激電源中屏蔽繞組在共模干擾中模型的建立計算與驗證,為反激電源變壓器的繞組屏蔽在設計上提供理論依據(jù)。
| ||
|